ISSN: 1859-1272
JOURNAL OF TECHNICAL EDUCATION SCIENCE
Ho Chi Minh City University of Technology and Education
Website: https://jte.hcmute.edu.vn/index.php/jte/index
Email: jte@hcmute.edu.vn
JTE, Issue 71B, August 2022 97
A Comparison of the Wishbone and Amba Axi Bus Architecture
Nguyen Quang Anh Tuan
*
, Nguyen Van Tuan, Vo Phan Man Dat, Van Ba Huy,
Truong Quang Phuc, Nguyen Ngo Lam
Ho Chi Minh City University of Technology and Education, Vietnam
*
Corresponding author. Email: 18161299@student.hcmute.edu.vn
ARTICLE INFO ABSTRACT
Received: 4/7/2022
In the current trend of The Fourth Industrial Revolution, System-on-chip
(SoC) design plays an important role in embedded systems and is a leading
field of many industrial countries around the world. The rapid development of
semiconductor technology makes it possible to integrate more and more
components on a chip. Bus protocols were developed and used as a common
interface for efficient interconnection of on-chip components, reducing
complexity, energy consumption, and manufacturing costs. In this paper,
we compare two popular bus architectures WISHBONE and AMBA AXI
(Advanced Microcontroller Bus Architecture Advanced eXtensible Interface)
based on the point-to-point connection system model by performing simulation
and comparing their performance based on resource parameters, power
consumption of each system. Specifically, the Point-to-Point connection
model of both buses will use a MASTER interface which is a DMA (Direct
Memory Access) connected to a SLAVE interface which is a RAM (Random
Access Memory). These interfaces are IP cores that can be used and reused for
different applications and purposes. The results are verified through simulation
with the software Xilinx Vivado 2019.1.
Revised: 19/7/2022
Accepted: 19/8/2022
Published: 30/8/2022
KEYWORDS
System-on-Chip (SoC)
IP Core
WISHBONE Bus
AMBA AXI bus
Bus Architecture
So Sánh Kiến Trúc Bus Wishbone Và Amba Axi
Nguyễn Quang Anh Tuấn
*
, Nguyễn Vn Tuấn, Võ Phan Mẫn ạt, Vn Bá Huy,
Trương Quang Phúc, Nguyễn Ngô Lâm
Trường ại học Sư phạm Kỹ thuật Tp. Hồ Chí Minh, Việt Nam
* Tác giả liên hệ. Email: 18161299@student.hcmute.edu.vn
THÔNG TIN BÀI BÁO TÓM TẮT
Ngày nhận bài: 4/7/2022
Trong xu hướng hiện tại của cuộc Cách mạng Công nghiệp 4.0, thiết kế Hệ
thống trên chip (SoC) đóng vai trò quan trọng trong các hệ thống nhúng và là
một lnh vực mi nhọn của nhiều nước công nghiệp trên thế giới. Sự phát
triển nhanh chóng của lnh vực công nghệ bán dẫn giúp chúng ta có thể tích
hợp ngày càng nhiều các thành phần trên một con chip. Các giao thức bus
được phát triển và sử dụng như một giao diện chung cho việc kết nối hiệu quả
giữa các thành phần trên chip, giúp giảm mức độ phức tạp, nng lượng tiêu
thụ và chi phí sản xuất. Trong bài báo này, nhóm tác giả so sánh hai loại
kiến trúc bus phổ biến là bus WISHBONE và AMBA AXI (Advanced
Microcontroller Bus Architecture Advanced eXtensible Interface) dựa
trên mô hình hệ thống kết nối điểm - điểm bằng cách thực hiện mô phỏng và
so sánh hiệu nng của chúng dựa trên thông số tài nguyên, công suất tiêu thụ
của mỗi hệ thống. Cụ thể, mô hình kết nối điểm – điểm của cả hai bus sẽ sử
dụng một giao diện MASTER là một DMA (Direct Memory Access) kết nối
với một giao diện SLAVE là một bộ nhớ RAM (Random Access Memory).
Các giao diện này là các lõi IP có thể được sử dụng và tái sử dụng cho các
ứng dụng và mục đích khác nhau. Kết quả được thực nghiệm thông qua mô
phỏng với phần mềm Xilinx Vivado 2019.1.
Ngày hoàn thiện: 19/7/2022
Ngày chấp nhận đng: 19/8/2022
Ngày đng: 30/8/2022
TỪ KHÓA
Hệ thống trên chip (SoC)
Lõi IP
Bus WISHBONE
Bus AMBA AXI
Kiến trúc Bus
Doi: https://doi.org/10.54644/jte.71B.2022.1234
Copyright © JTE. This is an open access article distributed under the terms and conditions of the Creative Commons Attribution-NonCommercial 4.0
International License which permits unrestricted use, distribution, and reproduction in any medium for non-commercial purpose, provided the original work is
properly cited.